学习并行操作的思想。勘误001:Page 17,模块图下方,“扫描频配置定为100Hz”应为10Hz。勘误002:Page 17,最后一行“10ms”应为100ms;“2.5ms”应为25ms;(ps:这里用1000ms,每个led亮250ms效果比较明显)源码如下: 1 /************...
分类:
其他好文 时间:
2014-11-05 09:08:38
阅读次数:
254
通过USB转串口通讯 将C代码编译生成16进制的机器码,再将机器码 烧进ROM 1 /******************************************************************** 2 * 文件名 :流水灯.c 3 * 描述 : 4 * 创建人 :W...
分类:
其他好文 时间:
2014-11-01 14:46:17
阅读次数:
225
通过基本的流水灯实验实现了顺序操作,流水线操作(时间并行),多条流水线操作(空间并行)。并且验证了通过verilogHDL实现结构化建模的可行性,能够直接的把算法转换成对应的模块,省去了传统状态机的繁琐设计过程。...
分类:
其他好文 时间:
2014-07-27 16:23:05
阅读次数:
314
【黑金原创教程】【Verilog那些事儿-驱动篇I 】【实验一】流水灯模块
分类:
其他好文 时间:
2014-06-25 17:10:45
阅读次数:
238
【黑金原创教程】【Verilog那些事儿-驱动篇I 】【实验一】流水灯模块
分类:
其他好文 时间:
2014-05-28 22:52:47
阅读次数:
346
VerilogHDL那些事儿_建模篇(黑金FPGA开发板配套教程)
作者:akuei2说明:参照该书将部分程序验证学习一遍 学习时间:2014年5月2号 主要收获: 1. 对FPGA有初步了解; 2. 功能模块和控制模块; 3.
并行操作的思维; 4. 使用"并行操作"进行流水灯实验。 FPGA是什...
分类:
其他好文 时间:
2014-05-16 07:33:28
阅读次数:
290
简述:发送和接受数据的程序分别烧录到两个节点上,发送方发送流水灯数据,接受方接受数据并实现流水灯1、发送和接受程序用到的组件及其接口如图(通过make
telosb docs获得)所示: 2、发送程序sendC.nc代码:#include "Timer.h"#include "send.h"modu...
分类:
其他好文 时间:
2014-05-16 06:25:16
阅读次数:
435
这里把EEPROM
24c02封装起来,今后可以直接调用,其连线方式为:SDA-P2.1;SCL-P2.0;WP-VCC>__ //头文件的包含 7 #include 8
#define _Nop() _nop_() //定义空指令 9 /*----------...
分类:
其他好文 时间:
2014-05-12 16:04:34
阅读次数:
427
第一部分是玩pcduino3下的裸机,这个过程可以让我们更好的理解嵌入式系统,熟悉我们使用的这个平台。
首先介绍下开发环境:
虚拟机:VMware® Workstation 10.0.2 build-1744117
系统:Linux slackware 3.2.29-smp #2 SMP
交叉编译器:arm-linux-gnueabihf- 版本号:...
分类:
其他好文 时间:
2014-05-09 21:57:26
阅读次数:
380