反馈与触发器 振荡器不需要人的干涉即可自主且不断地实现断开和闭合。所有计算机都靠某种振荡器来使其他部件同步工作。 当两个开关都断开时,电路有两个稳定状态,这样的一个电路称为触发器。触发器具有记忆性,可以保持信息。各种触发器如下表: 《code》书中常用的电路 振荡器分频器8位行波(异步)计数器8-1... ...
分类:
其他好文 时间:
2016-12-06 04:08:34
阅读次数:
242
反馈与触发器 振荡器不需要人的干涉即可自主且不断地实现断开和闭合。所有计算机都靠某种振荡器来使其他部件同步工作。 当两个开关都断开时,电路有两个稳定状态,这样的一个电路称为触发器。触发器具有记忆性,可以保持信息。 触发器: 《code》书中常用的电路 振荡器分频器8位行波(异步)计数器8-1选择器3... ...
分类:
其他好文 时间:
2016-12-05 07:38:11
阅读次数:
296
反馈与触发器 振荡器不需要人的干涉即可自主且不断地实现断开和闭合。所有计算机都靠某种振荡器来使其他部件同步工作。 当两个开关都断开时,电路有两个稳定状态,这样的一个电路称为触发器。触发器具有记忆性,可以保持信息。 触发器: 《code》书中常用的电路 振荡器分频器8位行波(异步)计数器8-1选择器3... ...
分类:
其他好文 时间:
2016-12-04 07:47:20
阅读次数:
268
710提供7个系统时钟选择 FRC振荡器(快速RC,内部标称值为7.37MHz) 带PLL的FRC振荡器 主(XT、HS、EC)振荡器 带PLL的主振荡器 辅助(LP)振荡器 LPRC振荡器 带后分频器的FRC振荡器 关于晶振频率啊,指令周期啥的请参照以前的随笔1937之定时器的那篇 而710的主振 ...
分类:
其他好文 时间:
2016-12-03 01:46:49
阅读次数:
239
在分频器电路中最重要的概念有两个;1)奇分频/偶分频;2)占空比。 A)其中最简单的就是二分频电路,占空比为50%,其Verilog程序为 波形图如下所示: B)采用计数器实现计数分频(偶数)占空比为50%,如实现40分频,程序如下: 波形图: C)采用相与/相或的方式实现奇分频,以及占空比可调分频 ...
分类:
其他好文 时间:
2016-11-08 22:28:26
阅读次数:
316
1、看门狗 作用 2、看门狗工作方式 3、原理图 时钟源来自于PCLK经过分频器,经过选择器,输出到作为看门狗定时器,WTDAT为一个预载值,当它计数为零的时候,还没有给WTDAT赋值,那么它会发出一个重启信号RESET。 找到S3C6410X文件,找到里面的watch dog章节, 关闭代码如下: ...
分类:
其他好文 时间:
2016-08-05 21:35:49
阅读次数:
191
RTC(Real Time Clock):实时时钟 BCD码:用4位2进制来表示10以内的十进制的形式。 RTC的时钟源:LSE(32.768KHZ)、HSE_RTC、LSI。经过一个精密校准(RTC_CALR)。再经过7位的预分频器进行分频(RTC_PRER,默认127+1=128)会产生一个ck ...
分类:
其他好文 时间:
2016-07-19 13:31:21
阅读次数:
1375
1基础理论部分 分频,是的,这个概念也很重要。分频是指将一单一频率信号的频率降低为原来的1/N,就叫N分频。实现分频的电路或装置称为“分频器”,如把33MHZ的信号2分频得到16.5MHZ的信号,3分频得到11MHZ的信号,10分频得到3.3MHZ的信号。 分频主要是相对于主晶振来说,用不到那么高的 ...
分类:
其他好文 时间:
2016-07-01 21:26:00
阅读次数:
241
1 6410时钟体系
从上图以及原理图可以知道下面的内容:
1.采用12M的晶振
2 有三个分频器 APLL MPLL EPLL
3.产生了四个时钟 ACLK HCLK PCLK SCLK
下面是几个时钟的应用范围:
其中ACLK为系统时钟,HCLK和PCLK为各种外设和内部的时钟,SCLK暂且不考虑2时钟初始化过程从上图可以看出,SYSCLK为系统时钟,起初频率为12MHZ,...
分类:
其他好文 时间:
2016-06-29 11:27:14
阅读次数:
503
解析这句代码什么意思! 神说:选定预分频器0 为什么? 神说:因为实验中选的是timer1,在预分频器0下; 若选择timer4,该如何写这句代码? 首先看tcfg0中选择预分频器1,在看tcfg1里面的timer4,以及选择相应的MUX 总结:在初始化寄存器时,首先得看寄存器表,寄存器表中可能分为 ...
分类:
其他好文 时间:
2016-06-28 21:57:03
阅读次数:
116