标签:
***************************************************************还有一个模块时钟源:MODOSC,产生MODCLK时钟源信号,一般只为闪存控制模块和ADC12模块提供服务。
DCO :DCO频拍选择。选择DCO的频拍并在FLL运行期间(因MOD位的变化)自动调整。。DCO 的5个控制位把由DCORSELx选择的DCO频率分为32等份,间隔大约8% 。
FLLD:预分频器(即fDCO分频)。000-1分频,001-2分频,010-4分频,
SELA:ACLK时钟源选择。
DIVPA:ACLK外部有效输出分频000-1分频,001-2分频,010-4分频,
XT2DRIVE:XT2振荡器电流驱动能力调整
XT2OFFG:XT2出错时置位,同时OFFIFG也会置位,需要软件清零。
实验一:将MCLK和SMCLK配置为REFOCLK、VLOCLK(需要示波器测量)
msp430f5529时钟源
原文地址:http://www.cnblogs.com/CenTyger/p/5694704.html