码迷,mamicode.com
首页 > 其他好文 > 详细

计算机概论

时间:2017-05-13 23:21:37      阅读:229      评论:0      收藏:0      [点我收藏+]

标签:技术分享   compute   single   cpu架构   线程   单位   ora   显示   ati   

计算机硬件的五大单元

输入单元

输出单元

CPU内部的控制单元

CPU内部的算数逻辑单元

主存储器

其他组件 系统单元 记忆单元

CPU架构

精简指令集

Reduced Instruction Set Computer

oracle公司的aparc

IBM的PowerArchitecture(如PowerPC)

arm holding的ARM

复杂指令集 Complex Instruction Set Computer

AMD Intel VIA

科普:

为什么叫做x86架构---因为最早的Intel CUP代号为8086

64位操作系统cpu一次读取64bits

32位操作系统cpu一次读取32bits,最多一次读取4G

网络常用单位Mbps Mbits per second

个人计算机架构

技术分享

早期的芯片组主要分为两个网桥来负责各组件的沟通:

1)北桥 负责连接速度叫较快的cpu 主存储器 显示适配器等装置 上图中北桥内存控制器整合到cpu封装之中,所以看不见(cpu与主存储器直接交流 速度超快 而不占用北桥带宽)

2)南桥 负责链接速度较慢的 硬盘 usb 网卡

 不同的cpu具有不同的脚位,搭配的主芯片组也不同 所以主机升级时,不但要考虑cpu的型号,而且要考虑主板支持的cpu型号

cpu的频率:cpu每秒钟进行的工作次数(不要单纯要频率来计算cpu的速度啊)

技术分享

线程原理:

在每个cpu内部,将缓存器分成两份,而让程序分别使用这两个缓存器

一般电脑为4核cpu,每核cpu分连个缓存器,即为4核8线程

内存

个人计算机主要组件为动态随机存取内存(Dynamic Random Access Memory DRAM)

DDR DRAM:double date rate ddr3为2的3次幂 8倍倍频偶

SDR DRAM:single data rate

 传统的总线宽度为64,要加大这个宽度,就要把两个主存储器整合在一次,传输宽度为128, 这就是双信道通信 数据同步读取到这对内存中

CPU内部第二层高速缓存,使用静态随机存取内存(Static Random Access Memory SRAM)

cmos

bios basic input output system 是一套程序,写死在主板上面的内存芯片中,这个芯片在没有通电的情况下,能够将数据记录下来,他就是read only memory(ROM)

为了能够修改bios,现在bios都写入类似flash或者errrom中

韧体:绑定在硬件上的控制软件

显示适配器

VGA vedio graphics array

计算机概论

标签:技术分享   compute   single   cpu架构   线程   单位   ora   显示   ati   

原文地址:http://www.cnblogs.com/gengsc/p/6850572.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!