标签:targe ... vertica 芯片 baidu 信号传输 码率 时序 扫描
本文转载自:http://blog.csdn.net/jscese/article/details/16860833
TTL接口:属于并行方式传输数据的接口,采用这种接口时,不必在液晶显示器的驱动板端和液晶面板端使用专用的接口电路,而是由驱动板主控芯片输出的TTL数据信号经电缆线直接传送到液晶面板的输人接口。由于TTL接口信号电压高、连线多、传输电缆长,因此,电路的抗干扰能力比较差,而且容易产生电磁干扰(EMI)。
TTL接口输出信号由 RGB数据信号,时钟,控制信号组成。
RGB三基色,单通道6bit为(R0~R5),(G0~G5),(B0~B5),8bit的就是(R0~R7)...... ,双通道就有两组(R0~RX).......
控制信号:使能DE,行同步HSYNC,场VSYNC
LVDS接口:即Low Voltage Differential Signaling,是一种低压差分信号技术接口。它是美国NS公司(美国国家半导体公司)为克服以TTL电平方式传输宽带高码率数据时功耗大、EMI电磁干扰大等缺点而研制的一种数字视频信号传输方式。
在液晶显示器中,LVDS接口电路包括两部分,即驱动板侧的LVDS输出接口电路(LVDS发送器)和液晶面板侧的LVDS输入接口电路(LVDS接收器)。LVDS发送器将驱动板主控芯片输出的TTL电平并行RGB数据信号和控制信号转换成低电压串行LVDS信号,然后通过驱动板与液晶面板之间的柔性电缆(排线)将信号传送到液晶面板侧的LVDS接收器,LVDS接收器再将串行信号转换为TTL电平的并行信号,送往液晶屏时序控制与行列驱动电路。
差分信号传输:一种信号传输的技术,区别于传统的一根信号线一根地线的做法,差分传输
在这两根线上都传输信号,这两个信号的振幅相等,相位相反。在这两根线上的传输的信号就是差分信号。信号接收端比较这两个电压的差值来判断发送端发送的是逻辑0还是逻辑1。在电路板上,差分走线必须是等长、等宽、紧密靠近、且在同一层面的两根线。
LVDS发送器到LVDS接收器之间的传输信号由数据差分和时钟差分组成。
数据差分,单通道6bit(Y0M、Y0P、Y1M、Y1P、Y2M、Y2P),8bit(Y0M、Y0P、Y1M、Y1P、Y2M、Y2P、Y3M、Y3P),双通道时 8bit的 Y3M,Y3P不接。
时钟差分,单CLKOUT_M、CLKOUT_P,双为两倍。
通俗的理解就是:TTL接口需要高电压驱动,功率大,易被干扰。LVDS接口低电压驱动,功率小,抗干扰强。
DE:数据使能,在数据使能区的就是有效的色彩数据,不在使能范围内的都显示黑色。
VSYNC: vertical synchronization,指与显示器的帧数同步。 简单来说就是启用了VSYNC的渲染过程,帧数不会超过显示器的帧数,一个同步会被执行。 同步的地方就是显示器扫描线结束最后一行扫描,并且准备开始第一行扫描的地方。
HSYNC: horizonal synchronization,相比于VSYNC来说,同步的单位从帧降到行,即是保证操作不是在扫描一行的中间出现,而是同步到下一行。
VBLANK: 显示器扫描线完成最后一行后,需要重返左上角。这个过程叫做: vblank,也叫VBI(vertical blank interval) ,因为扫描线变得blank,以防止看到一个斜线显示在屏幕上。
标签:targe ... vertica 芯片 baidu 信号传输 码率 时序 扫描
原文地址:http://www.cnblogs.com/zzb-Dream-90Time/p/6953331.html