标签:out figure 功耗 pwm 位置 程序员 最好 s5pv210 串口
主要是因为芯片外部电路不适宜使用高频率,因为传到辐射比较难控制:高频率的晶振太贵了。
主要因为SOC内部有很多部件都需要时钟,而且各自需要的时钟频率不同,没法统一供应,因此设计思路是PLL后先得到一个最高的频率(1GHZ、1.2GHZ),然后各个外设都有自己的分频器再分频得到自己想要的频率。
由于210内部的各个模块的彼此工作时钟速率差异太大,所以有必要按照高速和低俗进行分类
s5pv210外部有四个晶振接口,我们设计板子硬件时,可以根据需要决定在哪里接晶振。接了晶振之后上电相应的模块就能产生震荡,产生原始时钟,原始时钟经过一系列的筛选开关进入相应的PLL电路生成倍频后的高频信号,高频信号再经过分频到达芯片内部各个模块上。(有些模块,譬如串口在内部还有进一步的分频器进行再次分频使用)
总结:210内部的各个外设都是接在(内部AMBA总线)总线上面的,AMBA总线有一条高频分支叫做AHB,有一条低频分之叫APB。上面的各个域都有对应的HCLK_XXX和和PCLK_XXX,其中,HCLK_XXX就是XXX这个域的AHB总线的工作频率。PCLK_XXX就是这个域中APB总线的工作频率。
SOC内部的各个外设其实是挂在总线上工作的,也就是说这个外设的时钟来自于他挂在的总线,譬如UART就挂在PSYS域下的APB总线上,因此串口的时钟来源就是PCLK_PSYS
? freq(ARMCLK) = 1000 MHz
? freq(HCLK_MSYS) = 200 MHz
? freq(HCLK_IMEM) = 100 MHz
? freq(PCLK_MSYS) = 100 MHz
? freq(HCLK_DSYS) = 166 MHz
? freq(PCLK_DSYS) = 83 MHz
? freq(HCLK_PSYS) = 133 MHz
? freq(PCLK_PSYS) = 66 MHz
? freq(SCLK_ONENAND) = 133 MHz, 166 MHz
时钟体系框图的位置:数据手册P361页Figure3-3
两张图之间是渐进关系。第一张图从左到右一次完成了原始时钟生成-------->PLL倍频得到高频时钟------>初次分频得到各种总线时钟:第二张图是从各中间时钟(第一张图中某个步骤生成的时钟)到各个外设自己使用的时钟(实际就是个别外设自己再额外分频的设置)。可见第一张图是理解整个时钟体系的关键,第二张图是进一步分析各外设时钟来源的关键。
源代码
// 时钟控制器基地址 #define ELFIN_CLOCK_POWER_BASE 0xE0100000 // 时钟相关的寄存器相对时钟控制器基地址的偏移值 #define APLL_LOCK_OFFSET 0x00 #define MPLL_LOCK_OFFSET 0x08 #define APLL_CON0_OFFSET 0x100 #define APLL_CON1_OFFSET 0x104 #define MPLL_CON_OFFSET 0x108 #define CLK_SRC0_OFFSET 0x200 #define CLK_SRC1_OFFSET 0x204 #define CLK_SRC2_OFFSET 0x208 #define CLK_SRC3_OFFSET 0x20c #define CLK_SRC4_OFFSET 0x210 #define CLK_SRC5_OFFSET 0x214 #define CLK_SRC6_OFFSET 0x218 #define CLK_SRC_MASK0_OFFSET 0x280 #define CLK_SRC_MASK1_OFFSET 0x284 #define CLK_DIV0_OFFSET 0x300 #define CLK_DIV1_OFFSET 0x304 #define CLK_DIV2_OFFSET 0x308 #define CLK_DIV3_OFFSET 0x30c #define CLK_DIV4_OFFSET 0x310 #define CLK_DIV5_OFFSET 0x314 #define CLK_DIV6_OFFSET 0x318 #define CLK_DIV7_OFFSET 0x31c #define CLK_DIV0_MASK 0x7fffffff // 这些M、P、S的配置值都是查数据手册中典型时钟配置值的推荐配置得来的。 // 这些配置值是三星推荐的,因此工作最稳定。如果是自己随便瞎拼凑出来的那就要 // 经过严格测试,才能保证一定对。 #define APLL_MDIV 0x7d // 125 #define APLL_PDIV 0x3 #define APLL_SDIV 0x1 #define MPLL_MDIV 0x29b // 667 #define MPLL_PDIV 0xc #define MPLL_SDIV 0x1 #define set_pll(mdiv, pdiv, sdiv) (1<<31 | mdiv<<16 | pdiv<<8 | sdiv) #define APLL_VAL set_pll(APLL_MDIV,APLL_PDIV,APLL_SDIV) #define MPLL_VAL set_pll(MPLL_MDIV,MPLL_PDIV,MPLL_SDIV) .global clock_init clock_init: ldr r0, =ELFIN_CLOCK_POWER_BASE // 1 设置各种时钟开关,暂时不使用PLL ldr r1, =0x0 // 芯片手册P378 寄存器CLK_SRC:Select clock source 0 (Main) str r1, [r0, #CLK_SRC0_OFFSET] // 2 设置锁定时间,使用默认值即可 // 设置PLL后,时钟从Fin提升到目标频率时,需要一定的时间,即锁定时间 ldr r1, =0x0000FFFF str r1, [r0, #APLL_LOCK_OFFSET] str r1, [r0, #MPLL_LOCK_OFFSET] // 3 设置分频 // 清bit[0~31] ldr r1, [r0, #CLK_DIV0_OFFSET] ldr r2, =CLK_DIV0_MASK bic r1, r1, r2 ldr r2, =0x14131440 orr r1, r1, r2 str r1, [r0, #CLK_DIV0_OFFSET] // 4 设置PLL // FOUT = MDIV*FIN/(PDIV*2^(SDIV-1))=0x7d*24/(0x3*2^(1-1))=1000 MHz ldr r1, =APLL_VAL str r1, [r0, #APLL_CON0_OFFSET] // FOUT = MDIV*FIN/(PDIV*2^SDIV)=0x29b*24/(0xc*2^1)= 667 MHz ldr r1, =MPLL_VAL str r1, [r0, #MPLL_CON_OFFSET] // 5 设置各种时钟开关,使用PLL ldr r1, [r0, #CLK_SRC0_OFFSET] ldr r2, =0x10001111 orr r1, r1, r2 str r1, [r0, #CLK_SRC0_OFFSET] mov pc, lr
标签:out figure 功耗 pwm 位置 程序员 最好 s5pv210 串口
原文地址:http://www.cnblogs.com/jxjl/p/7061276.html