码迷,mamicode.com
首页 > 其他好文 > 详细

FPGA基础之同步复位与异步复位

时间:2014-09-09 12:37:08      阅读:224      评论:0      收藏:0      [点我收藏+]

标签:style   blog   http   os   ar   2014   sp   log   on   

1、异步复位

//异步复位

always @ (posedge clk or negedge i_rst)
if (!i_rst) begin 
a <= 1'b0;
end
else begin
a <= 1'b1;
end

2、同步复位

//同步复位
always @ (posedge clk )
if (!i_rst) begin 
b <= 1'b0;
end
else begin
b <= 1'b1;
end

RTL视图

bubuko.com,布布扣

总结:

同步复位  缺点:占用了更多的逻辑资源,优点:降低亚稳态的出现

异步复位 缺点:如果rst信号在clk边沿的时候撤销,会造成亚稳态。

优点:利用了触发器的CLR端,充分利用资源

FPGA基础之同步复位与异步复位

标签:style   blog   http   os   ar   2014   sp   log   on   

原文地址:http://blog.csdn.net/lg2lh/article/details/39153785

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!