码迷,mamicode.com
首页 > 其他好文 > 详细

ad 原件布局布线基本规则

时间:2017-11-18 13:43:29      阅读:208      评论:0      收藏:0      [点我收藏+]

标签:左右   原则   系统   输出   填充   模拟   知识   ack   允许   

一、原件布局基本规则

  1、按照电路模块进行布局,电路中的元件应该采用集中就近原则,同时数字电路和模拟电路分开;

  2、定位孔、标准孔等周围1.27mm内不得贴元器件,安装孔周围3.5mm不得特装元件

  3、卧装电阻、电感、点解电容等元件的下方避免有过孔,一面波峰焊后过孔与元件壳体短路

  4、元器件的外侧相距电路板边的距离最好为5mm

  5、贴装元件焊盘的外侧与相邻插装元件的外侧距离大于2mm

  6、金属壳和其它元器件间距应该大于2mm

  7、发热元件不能邻近导线和热敏元件,高热器件要均衡分布

  8、电源插座要尽量布置在pcb板子的四周,电源插座与其相连的汇流条接线端应该布置在同侧。电源插座以及连接器的布置应该优先考虑方便插拔。

  9、所有的ic元件单边对齐。同一个pcb板子上标志不得多于两个方向,出现两个方向时,两个方向互相垂直

  10、pcb板子布线应该疏密得当,当疏密差别很大时应该用网状铜箔填充,网格大于0.2mm

  11、贴片的焊盘上不能有通孔,重要信号不准从插座脚间穿过

  12、贴片单边对齐,字符方向一直,封装方向一致

  13、有有正负之分的器件在同一个pcb板子上面的极性尽量保持一致。

二、元件布线规则

  1、画定布线区域据板子边沿小于1mm的距离,以及安装孔周围1mm内部不允许布线

  2、电源线尽可能的宽,不能低于18mil;信号线宽度不低于12mil,cpu出入线不低于10mil或者8mil,间距不低于10mil。(这个位置我觉得不然)

  3、正常过孔外径不低于30mil(我是用的是15mil内径30mil外径)

  4、双列直插:焊盘60mil孔径40mil,1/4w电阻 51*55mil 0805表贴,直插62mil孔径42mil,无极性电容0805(常用的)

  5、注意电源线与地线尽可能呈放射状,以及信号线不能出现回环走线。

三、杂乱的知识

  pcb电路板上,电源线和地线最重要,客服电磁干扰的之主要的手段就是接地。

  印刷线路板上,要有多个返回地线,这些都会汇聚到电源的那个接点上,这就是单点接地。

  去耦电容有连个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开关瞬间的充放电能,另外旁路掉该期间的高频噪声。数字电路中典型的去耦电容为0.1uf有5nh的分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz一下的噪声是由较好的去耦作用,但是对于40MHz以上的噪声几乎不起作用。(去耦电容值得选取并不严格,可以按照c=1/f计算),寄10MHz取0.1uf,对微控制器构成的系统取0.1~0.01uf之间都可以。

降低噪声与电磁干扰的一些经验。
(1) 能用低速芯片就不用高速的,高速芯片用在关键地方。
(2) 可用串一个电阻的办法,降低控制电路上下沿跳变速率。
(3) 尽量为继电器等提供某种形式的阻尼。
(4) 使用满足系统要求的最低频率时钟。
(5) 时钟产生器尽量*近到用该时钟的器件。石英晶体振荡器外壳要接地。
(6) 用地线将时钟区圈起来,时钟线尽量短。
(7) I/O 驱动电路尽量*近印刷板边,让其尽快离开印刷板。对进入印制板的信号要加滤波,
从高噪声区来的信号也要加滤波,同时用串终端电阻的办法,减小信号反射。
(8) MCU 无用端要接高,或接地,或定义成输出端,集成电路上该接电源地的端都要接,不
要悬空。
(9) 闲置不用的门电路输入端不要悬空,闲置不用的运放正输入端接地,负输入端接输出端。
(10) 印制板尽量使用 45 折线而不用 90 折线布线以减小高频信号对外的发射与耦合。
(11) 印制板按频率和电流开关特性分区,噪声元件与非噪声元件要距离再远一些。
(12) 单面板和双面板用单点接电源和单点接地、电源线、地线尽量粗,经济是能承受的话
用多层板以减小电源,地的容生电感。
(13) 时钟、总线、片选信号要远离 I/O 线和接插件。
(14) 模拟电压输入线、参考电压端要尽量远离数字电路信号线,特别是时钟。
(15) A/D 类器件,数字部分与模拟部分宁可统一下也不要交*
(16) 时钟线垂直于 I/O 线比平行 I/O 线干扰小,时钟元件引脚远离 I/O 电缆。
(17) 元件引脚尽量短,去耦电容引脚尽量短。
(18) 关键的线要尽量粗,并在两边加上保护地。高速线要短要直。
(19) 对噪声敏感的线不要与大电流,高速开关线平行。
(20) 石英晶体下面以及对噪声敏感的器件下面不要走线。
(21) 弱信号电路,低频电路周围不要形成电流环路。
(22) 任何信号都不要形成环路,如不可避免,让环路区尽量小。
(23) 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。
(24) 用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电容
时,外壳要接地。

  

  

ad 原件布局布线基本规则

标签:左右   原则   系统   输出   填充   模拟   知识   ack   允许   

原文地址:http://www.cnblogs.com/hjxzjp/p/7856420.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!