码迷,mamicode.com
首页 > 其他好文 > 详细

并发编程的基础

时间:2018-06-24 23:47:11      阅读:192      评论:0      收藏:0      [点我收藏+]

标签:共享   基础   .com   匹配   乱序   访问   时钟   意义   strong   

0.基本介绍

并发

技术分享图片

高并发:

技术分享图片

 

一、CPU多级缓存

技术分享图片

1、为什么需要CPU cache:

CPU的频率太快了,快到主存跟不上,这样在处理器时钟周期内,CPU常常需要等待主存,浪费资源。所以cache的出现,是为了缓解CPU和内存之间速度的不匹配问题(结构:cpu------>cache------------>memory)

2、CPU cache有什么意义:

2.1 时间局部性:如果摸个数据被访问,那么在不久的将来它很可能被再次访问

2.2空间局部性:如果摸个数据被访问,那么与它相邻的数据很快也可能被访问

二、CPU多级缓存-缓存一致性(MESI)

用于保证多个CPU cache 之间缓存共享数据的一致

技术分享图片            技术分享图片

 

M:被修改

E:独享

S:共享

I:无效

三、CPU多级缓存-乱序执行优化

1、处理器为了提高运算速度而做出违背代码原有顺序的优化

技术分享图片

 

 开始代码:

技术分享图片

 

cpu可能的执行顺序

技术分享图片

 

并发编程的基础

标签:共享   基础   .com   匹配   乱序   访问   时钟   意义   strong   

原文地址:https://www.cnblogs.com/xiaonantianmen/p/9222074.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!