首页
Web开发
Windows程序
编程语言
数据库
移动开发
系统相关
微信
其他好文
会员
首页
>
其他好文
> 详细
数字电路逻辑设计摘要
时间:
2018-10-20 18:34:32
阅读:
133
评论:
0
收藏:
0
[点我收藏+]
标签:
表达方式
数字电路
通过
使用
实现
单元
二进制
目的
方式
数字电路逻辑设计摘要
BCD码
Binary Coded Decimal, 使用二进制码(4位)的形式来表示(一位)十进制
有权BCD码: 8421, 2421等
无权BCD码: 余3码等
一个逻辑表达式的功能表达方式
通过真值表显示
通过真值表我们已经知道了该表达式的逻辑功能, 现在我们根据真值表画出卡诺图得出最小项 $\to$ 我们的表达式
最小项的重要性
现在给出一个逻辑表达式式: AB + BC, 现在要我们通过设计一个电路实现这个表达式
该表达式中有ABC三个变量, 我们需要有三个输入, 在观察AB发现, 这个使用C的值我们似乎(
其实是可以确定的
)无法确定, 现在就是最小项发挥作用的时候了, 通过将原来的表达式转换为一个最小项表达式, 式子中所有的单元都是有这3个变量组成的而没有缺省项, 这样我们在设计电路的时候就会清楚很多
最小项表达式是画出卡诺图的前提, 而我们画出卡诺图的目的就是为了化简, 因此可以说最小项表达式可以方便我们化简电路
求解一个函数(F)的最小项表达式
下面的几个的前提都是先求出F的最小项表达式
求解F非的最小项表达式:
就是F的最小项表达式的剩余项
求解F*的最小项表达式:
F的最小项表达式中的每一个项与F*的最小项表达式中的每一个项的和为$2^n - 1$
实际电路设计中
一般需要将得到的表达式转为与非表达式
译码器
二-十进制译码器: 3线-8线译码器
全加器与半加器
区别: 全加器考虑到了进位, 而半加器不考虑进位
对于1位(几位指的有几个信号组成的)的全加器画出真值表, 对于多为的全加器好像不好画(那就不画了)
数字电路逻辑设计摘要
标签:
表达方式
数字电路
通过
使用
实现
单元
二进制
目的
方式
原文地址:https://www.cnblogs.com/megachen/p/9822419.html
踩
(
0
)
赞
(
0
)
举报
评论
一句话评论(
0
)
登录后才能评论!
分享档案
更多>
2021年07月29日 (22)
2021年07月28日 (40)
2021年07月27日 (32)
2021年07月26日 (79)
2021年07月23日 (29)
2021年07月22日 (30)
2021年07月21日 (42)
2021年07月20日 (16)
2021年07月19日 (90)
2021年07月16日 (35)
周排行
更多
分布式事务
2021-07-29
OpenStack云平台命令行登录账户
2021-07-29
getLastRowNum()与getLastCellNum()/getPhysicalNumberOfRows()与getPhysicalNumberOfCells()
2021-07-29
【K8s概念】CSI 卷克隆
2021-07-29
vue3.0使用ant-design-vue进行按需加载原来这么简单
2021-07-29
stack栈
2021-07-29
抽奖动画 - 大转盘抽奖
2021-07-29
PPT写作技巧
2021-07-29
003-核心技术-IO模型-NIO-基于NIO群聊示例
2021-07-29
Bootstrap组件2
2021-07-29
友情链接
兰亭集智
国之画
百度统计
站长统计
阿里云
chrome插件
新版天听网
关于我们
-
联系我们
-
留言反馈
© 2014
mamicode.com
版权所有 联系我们:gaon5@hotmail.com
迷上了代码!