标签:link lin 通用 资料 访问 其他 mac ldo 应用
MT7620芯片原理图及数据表下载
今天给大家分享MT2523的资料信息,这篇文章主要写MT7620芯片的基础资料和简介,展示部分资料,更齐全的MT2523的规格书、原理图和开发资料可以到闯客网技术论坛下载,闯客网关于联发科芯片开发资料很多,到群下载也行:813238832
资料链接:https://bbs.usoftchina.com/
MT7620产品系统整合了2T2R 802.11n Wi-Fi 收发器、580MHz MIPS? 24KEc? 中央处理器 (CPU)、5 端口高速以太网络端口物理层 (Ethernet PHY)、HNAT、存储器加速器、USB2.0 主机/设备,以及多种慢速输入输出 (I/O)。MT7620A 支持 PCIe、RGMII,适用于 AC750/AC1200 GbE 路由器/中继器产品及其他外围设备,例如 NAND、eMMC、SD-XC、I2S/PCM、2 UARTs 及更多的通用
功能:处理器:MIPS25kec,存储:16位SDRAM到64mbytes ,运作模式:802.11b / g和ht802.11n,接口:12C,12S,SPI,UART,PCM,JTAG,MDC,MDIO,GPIO ,无线连接:usb2.0
概述
MT7620路由器上的芯片包括802.11n MAC和基带,2.4 GHz。无线电和FEM,一个580兆赫MIPS?24KμCPU核心,一个5端口10/100开关和两个RGMIIMT7620包括从AP构建AP路由器所需的一切内容。单片机。嵌入式高性能CPU可以进行高级处理应用程序不费吹灰之力,例如路由、安全和VoIP。MT7620也包括支持多种应用程序的接口的选择,例如
用于访问外部存储的USB端口。
在MT7620 SoC上有几个高性能、低性能的主控器(MIPS 24KEC、USB、PCI Express)。
延迟Rbus,(Ralink总线)。此外,MT7620 SoC支持低速外设,如UART、GPIO、SPI通过低速外围总线(PBUS)。SDRAM /DDR1/DDR2控制器是唯一的总线从RBUS。它包括一个高级内存调度器来仲裁总线主机的请求,增强内存访问密集型任务的性能。
MT7620 SoC包括高性能580 MHz MIPS24KEC CPU核心和USB主机控制器/PHY,这是为了使大量的高性能,具有成本效益的IEEE802.11n应用与A联发科(Ralink)客户卡。这里有几位MIPS 24KEC,USB,PCI Express在MT7620 SOC上的高性能、低性能延迟Rbus,(Ralink总线)。此外,MT7620 SoC支持低速外设,如UART、GPIO、SPI通过低速外围总线(PBUS)。SDRAM /DDR1/DDR2控制器是唯一的总线从RBUS。它包括一个高级内存调度器来仲裁总线主机的请求,增强内存访问密集型任务的性能。
图一
置评
1、MT7620A。开关调节器和PMU电路应该在右下角。
2、以太网端口应该在MT7620A的左下角。
3、DDR2应位于MT7620A左侧。
4、3.3V至1.8V LDO应接近DDR2。
5、射频电路应在MT7620A的顶部。
6、2012/10 / 16版权所有联发科股份有限公司保留所有权利。五
7、射频电路应在MT7620A的顶部。XTAL应该接近MT7620,时钟跟踪应该有接地。平面周围避免干扰,但尽可能远离RF电路
标签:link lin 通用 资料 访问 其他 mac ldo 应用
原文地址:https://www.cnblogs.com/uuzcc/p/9996829.html