码迷,mamicode.com
首页 > 其他好文 > 详细

FPGA设计中对输入信号的处理

时间:2014-10-14 13:16:48      阅读:121      评论:0      收藏:0      [点我收藏+]

标签:设计   影响   异步   需要   没有   同步   信号   触发器   fpga   

总而言之,五条原则:

1.全局时钟的跳变沿最可靠
2.来自异步时钟域的输入需要寄存一次以同步化,再寄存一次以减少亚稳态带来的影响
3.不需要用到跳变沿的来自同一时钟域的输入,没有必要对信号进行寄存
4.需要用到跳变沿的来自同一时钟域的输入,寄存一次即可
5.需要用到跳变沿的来自不同时钟域的输入,需要用到3个触发器,前两个用来同步,第3个触发器的输出和第2个的输出经过逻辑门来判断跳变沿

FPGA设计中对输入信号的处理

标签:设计   影响   异步   需要   没有   同步   信号   触发器   fpga   

原文地址:http://www.cnblogs.com/Lifescoding/p/4023942.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!