码迷,mamicode.com
首页 > 其他好文 > 详细

PCB走线之蛇形线

时间:2019-07-22 19:58:27      阅读:92      评论:0      收藏:0      [点我收藏+]

标签:导致   匹配   形式   增加   时间   改变   因此   dde   产生   

前面介绍了直角走线与差分走线,今天就来介绍下蛇形走线。蛇形线是PCB走线设计中经常使用的一种走线方式,主要目的为了调节延时,满足系统时序设计要求。

但是蛇形线在一定程度上会破坏信号质量,改变传输延时,因此布线时要尽量避免使用。但在PCB实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移从而不得不故意进行绕线。信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,耦合程度也越大。可能会导致传输延时减小,由于串扰而大大降低信号的质量。
下面是给PCB工程师在处理蛇形线时的几点建议:
1、尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离,就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2、减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3、带状线(Strip-Line)或者埋式微带线(EmbeddedMicro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。
4、高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。
5、可以经常采用任意角度的蛇形走线,例如C结构就能有效地减少相互间的耦合。
6、高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,所以只能作为时序匹配之用。
7、有时可以考虑螺旋走线的方式进行绕线。 更多关于PCB知识尽在捷配官网www.jiepei.com/g602,欢迎大家一起学习!

PCB走线之蛇形线

标签:导致   匹配   形式   增加   时间   改变   因此   dde   产生   

原文地址:https://blog.51cto.com/14312423/2422564

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!