码迷,mamicode.com
首页 > 其他好文 > 详细

Verilog状态机使用技巧

时间:2019-07-24 13:13:56      阅读:94      评论:0      收藏:0      [点我收藏+]

标签:代码   verilog   联系   相互   相关性   现象   包含   没有   实现   

  “没有什么难处是通过增加一个状态机不能够解决的,如果不行,那就俩。。”

  在实现某种功能时,若感觉该功能的各种可能状态间的切换太绕了,此时,增加几个状态机往往能使思路变得清晰,功能的实现也就简单明了了。

  造成此种现象的原因是由于原本要实现的功能包含了各个相互联系的小功能,这些功能又是具有相关性的,若要在一个状态机中实现代码就会写的很别扭。

  若是将各个小的功能独立成互不影响的状态机,并通过一个总的状态机来实现这些小功能间的连接,代码就会变得简洁清晰,主要还是帮助写作者理清思路,而不必搞些弯弯绕的东西来自讨苦吃。

Verilog状态机使用技巧

标签:代码   verilog   联系   相互   相关性   现象   包含   没有   实现   

原文地址:https://www.cnblogs.com/achangchang/p/11237204.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!