码迷,mamicode.com
首页 > 其他好文 > 详细

S3C2440之存储控制器学习记录

时间:2020-02-26 21:17:03      阅读:76      评论:0      收藏:0      [点我收藏+]

标签:实例   访问   控制   com   控制器   延长   ram   s3c2440   gcs   

/==========翻译S3C2440存储控制器部分================/

5 存储控制器

概述

S3C2440内存控制器为外部存储访问提供内存控制信号。

S3C2440A有如下特征:

大端/小端(由软件选择)

地址空间:每块由128MB存储空间,一共有8块达1GB。

除了空间0外,其他所有的空间都能通过编程控制访问大小。

总共有8个内存空间

其中有6个空间用来ROM,SRAM等。

其余两个空间用来ROM,SRAM,SDRAM等。

7个内存空间有固定的起始地址。

1个内存空间起始地址是可变的,并且内存大小是可编程的。

所有内存空间的访问周期都是可编程的。

外部等待以延长总线周期。

支持SDRAM的自动刷新和关机模式。

技术图片

 

 

 例如“nGCS1”,这是一个片选信号,

访问某块内存,相应的片选信号拉低,避免内存访问冲突。

技术图片

 

 功能描述

内存空间0总线宽度

内存空间0的数据总线宽度应配置为16位或32位。

因为内存空间0用来引导ROM,

在第一个ROM访问之前,bank0的总线宽度要被确定下来,

这些都取决于复位时逻辑电平OM[1:0]。

技术图片

 

 技术图片

 

 nWAIT引脚操作

如果使能每个内存空间的WAIT位,

nOE的持续时间应该被延长,

在内存空间是活动时,通过外部的nWAIT引脚。

nWAIT是从facc-1进行检查。

在采样nWAIT是高电平后,

在下一个时钟周期时,nOE会失效。

nWE信号与nOE信号有相同的关系。

技术图片

 

 nXBREQ/nXBACK引脚操作

如果nXBREQ是断言的,

S3C2440A将通过降低nXBACK来响应。

如果nXBACK=L,

地址/数据总线与内存控制信号就会是一种高阻态,如表1-1所示。

在nXBREQ失效后,nXBACK也会失效。

技术图片

 

 ROM内存接口实例

技术图片

 

 技术图片

 

 SRAM内存接口实例

技术图片

 

 SDRAM内存接口实例

技术图片

 

 

S3C2440之存储控制器学习记录

标签:实例   访问   控制   com   控制器   延长   ram   s3c2440   gcs   

原文地址:https://www.cnblogs.com/QQ2962269558/p/12368526.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!