码迷,mamicode.com
首页 > 其他好文 > 详细

Xilinx FPGA时钟IP核注意事项

时间:2020-04-23 20:48:56      阅读:137      评论:0      收藏:0      [点我收藏+]

标签:注意   实例化   大小   计数   注意事项   时钟   一个   时延   问题:   

问题:Xilinx FPGA时钟IP核的最低频率为4.687MHz,那要如何实现一个256KHz的时钟呢?

方法:可实例化一个4.96MHz的时钟,然后16倍分频即可。

注意:4.96MHz采用16倍分频,与40.96MHz采用160倍分频,效果上虽然一样,但是,其他各类IP核的时延却不一样,需要注意计数器大小的改变。

Xilinx FPGA时钟IP核注意事项

标签:注意   实例化   大小   计数   注意事项   时钟   一个   时延   问题:   

原文地址:https://www.cnblogs.com/achangchang/p/12763090.html

(0)
(0)
   
举报
评论 一句话评论(0
登录后才能评论!
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!