标签:sim 技术 条件 系统 轻松 初步了解 易用 quartus off
Quartus II是Altera公司于推出一款综合性PLD/FPGA开发软件,内置强大的综合器和仿真器,支持原理图、VHDL、VerilogHDL以及AHDL等多种设计文件的输入,可轻松完成从设计输入到硬件配置的整个PLD设计流程。Quartus II具有运行速度快,界面统一,功能集中,易学易用等特点,完美支持XP、Linux以及Unix等系统,其强大的设计能力和直观易用的接口,受到越来越多的数字系统设计者欢迎。
quartus ii13.0特点
·支持面向高端28 nm Stratix V FPGA和SoC的设计,可将最难收敛的设计编译时间平均缩短50%,提高了设计人员的效率。
·支持面向Stratix V FPGA的设计,实现了业界所有FPGA中最快的Fmax,比起同类竞争产品有两个速率等级的优势。
quartus ii13.0使用教程
https://www.cnblogs.com/ninghechuan/p/6763686.html
Modelsim 10.2c是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
Modelsim 10.2c特点
· RTL和门级优化,本地编译结构,编译仿真速度快,跨平台跨版本仿真;
· 单内核VHDL和Verilog混合仿真;
· 源代码模版和助手,项目管理;
· 集成了性能分析、波形比较、代码覆盖、数据流ChaseX、Signal Spy、虚拟对象Virtual Object、Memory窗口、Assertion窗口、源码窗口显示信号值、信号条件断点等众多调试功能;
· C和Tcl/Tk接口,C调试;
· 对SystemC的直接支持,和HDL任意混合;
· 支持SystemVerilog的设计功能;
· 对系统级描述语言的最全面支持,SystemVerilog,SystemC,PSL;
· ASIC Sign off。
· 可以单独或同时进行行为(behavioral)、RTL级、和门级(gate-level)的代码。
教程链接
https://www.cnblogs.com/ninghechuan/p/6822261.html
FPGA学习记录1——Modelsim和Quartus II初步了解
标签:sim 技术 条件 系统 轻松 初步了解 易用 quartus off
原文地址:https://www.cnblogs.com/Fu-ry/p/13650203.html