1.Modbus简介——来自维基百科 Modbus是一种串行通信协议,是Modicon于1979年,为使用可编程逻辑控制器(PLC)而发表的。Modbus是工业领域通信协议的业界标准,并且现在是工业电子设备之间相当常用的连接方式。Modbus比其他通信协议使用的更广泛的主要原因有:【1】公开发表并且 ...
分类:
数据库 时间:
2018-03-26 15:54:28
阅读次数:
298
在Verilog中,设计组合逻辑和时序逻辑时,都要用到always: 仅从关键字上,看不出设计者想要一个什么样的电路。 SystemVerilog把always关键字细化了。对不同的设计要求有不同的关键字: comb是combinational的缩写,always_comb表示设计者想要设计一个组合 ...
分类:
其他好文 时间:
2017-12-03 19:03:56
阅读次数:
247
在很多地方都能看到,verilog中if与case语句必须完整,即if要加上else,case后要加上default语句,以防止锁存器的发生,接下来就来说说其中原因。 一,什么是锁存器?锁存器与触发器的区别。 锁存器与触发器最大的区别在于,锁存器是电平触发,而触发器是边沿触发。锁存器在不锁存数据时, ...
分类:
其他好文 时间:
2017-04-17 09:22:34
阅读次数:
406
SCL:上升沿将数据输入到每个EEPROM器件中;下降沿驱动EEPROM器件输出数据。(边沿触发) SDA:双向数据线,为OD门,与其它任意数量的OD与OC门成"线与"关系。 起始信号:当SCL为高期间,SDA由高到低的跳变;启动信号是一种电平跳变时序信号,而不是一个电平信号。 停止信号:当SCL为 ...
分类:
其他好文 时间:
2017-03-08 23:16:39
阅读次数:
306
寄存器多个数连加,除了一开始,以后每次都有一个中间结果参与计算,这就需要一个保存中间结果的寄存器。一个触发器可以保存一个比特。一个寄存器通常由好多个边沿D触发器组成。如下图这个寄存器包含了5个上升沿D触发器,所有能用来保存一个5比特长的二进制数。不管一个二进制..
分类:
其他好文 时间:
2017-03-05 23:48:53
阅读次数:
193
1、电容触摸按键原理 通过触摸这个logo来执行相应的命令。 通过I/O口的边沿触发来检测电容Cs在充电到达某个电压值时,所需要的时间,这通过输入捕获,这个时间记为t1;当按下触摸屏TPAD的时候,此时电容增大,那么充电的时间也会增加,通过记录此时到达相同电压值时的时间不同,来判断是否有按下,这时候 ...
分类:
其他好文 时间:
2016-10-09 17:22:49
阅读次数:
152
触发器 能够存储1位二值信号的基本单元电路统称为触发器(Flip-Flop) 两个基本特点: 1、 具有两个能自行保持的稳定状态,用来表示逻辑状态的1和0. 2、 在触发信号的操作下,根据不同的输入信号可以置成1或0状态。 触发器的分类 按触发方式分类:电平触发、脉冲触发、边沿触发。 按逻辑功能分类 ...
分类:
其他好文 时间:
2016-08-05 11:33:00
阅读次数:
182
边沿触发和电平触发的区别 当然不一样了电平触发是在高或低电平保持的时间内触发,而边沿触发是由高到低或由低到高这一瞬间触发追问:我总觉得都是在电平为某一值是而触发的。那边沿触发到底解决了电平触发哪点没有解决的问题呢?追答:边沿触发一般时间短,边沿触发一般时间都是us级的,响应要快的,而电平触发只须是高 ...
分类:
其他好文 时间:
2016-05-20 22:26:42
阅读次数:
251
一、D触发器原理 D触发器(data flip-flop)也称为维持-阻塞边沿D触发器,由六个与非门组成,其电路图及其逻辑符号如下图所示。其中G1和G2构成基本的RS触发器,G3和G4构成时钟控制电路,G5和G6组成数据输入电路。由于 分别为复位端和置位端,在分析D触发器工作原理时均视为高电平,以保
分类:
其他好文 时间:
2016-01-29 12:14:03
阅读次数:
197
1、先讲解74LS164 移位芯片:74HC164、74HCT164 是 8 位边沿触发式移位寄存器,串行输入数据,然后并行输出。数据通过两个输入端(DSA 或 DSB)之一串行输入;任一输入端可以用作高电平使能端,控制另一输入端的数据输入。两个输入端或者连接在一起,或者把不用的输入端接高电平,一定...
分类:
其他好文 时间:
2015-12-27 12:06:46
阅读次数:
171