码迷,mamicode.com
首页 >  
搜索关键字:存储器    ( 3012个结果
ARM体系结构简介
1. 体系结构 体系结构向软件开发人员提供了指令集和工作流程,也叫编程模型。体系结构是功能性的说明,是硬件与软件的桥梁,描述了软件依靠硬件能提供什么样的功能。体系结构包括几个部分。 指令集 每条指令的功能 指令在存储器中如何存放(指令的编码) 寄存器 寄存器数量 寄存器大小 寄存器功能 初始状态 异 ...
分类:其他好文   时间:2020-01-14 09:33:44    阅读次数:162
理解进程
计算机系统中最著名的冯诺依曼体系包括输入输出设备、cpu、存储器。1.cpu:cpu作为计算机的运算中心主要工作就是完成一些运算,在我们现在的生活中一台设备中会包含不止一个cpu,与此同时cpu也具有一定的存储功能,但是存储量很小,cpu中的寄存器就发挥着这样的作用,他们的特点是空间小、访问快。2.存储器①内存:存储大小相对外存小,cpu可以直接访问、速度快、断电后数据不会被保存②外存:存储空间相
分类:系统相关   时间:2020-01-12 11:35:47    阅读次数:117
C:初识
简介 C语言是一门面向过程的、抽象化的通用程序设计语言,广泛应用于底层开发。C语言能以简易的方式编译、处理低级存储器。C语言是仅产生少量的机器语言以及不需要任何运行环境支持便能运行的高效率程序设计语言。尽管C语言提供了许多低级处理的功能,但仍然保持着跨平台的特性,以一个标准规格写出的C语言程序可在包 ...
分类:其他好文   时间:2020-01-10 21:59:00    阅读次数:84
linux 学习一
1、MMU(内存管理单元):a、虚拟地址到物理地址的映射 b、存储器访问权限 c、控制Cache; 2、MMU访问: (1)MMU 先查找TLB(Translation Lookaside Buffers)中的虚拟地址表; (2) 如果TLB 中没有虚拟地址的入口,硬件从主存储器中的转换表中获取转换 ...
分类:系统相关   时间:2020-01-09 22:22:17    阅读次数:94
C语言实现LRU缓存(一)
LRU缓存概念 基本概念:缓存(Cache):Cache被称为高速缓存,是介于CPU和内存之间的高速小容量存储器,其容量远小于内存,但速度却可以接近CPU的频率。 概念拓展:如今高速缓存的概念已被扩充,不仅在CPU和主内存之间有Cache,而且在内存和硬盘之间也有Cache(磁盘缓存),乃至在硬盘与 ...
分类:编程语言   时间:2020-01-07 16:36:07    阅读次数:153
任务一:认识MSP430单片机
一、学习目标: 1)、单片机的结构 2)、单片机的特点 3)、单片机的选型 4)、单片机的开发工具 二、基础知识 1、单片机 1)、单片机简介: 将运算器、控制器、存储器、内部和外部总线系统、I/O接口电路集成在一片芯片上组成的电子器件。 运算器和控制器为CPU 将CPU芯片、存储芯片、IO接口、外 ...
分类:其他好文   时间:2020-01-06 21:07:02    阅读次数:80
案例研究RAID控制器应用程序中的everspin mram
everspin MRAM是为LSI Corporation(现在的Avago Technologies)RAID控制器卡上的日志存储器选择的存储器,该RAID卡具有6Gb/s和12Gb/sSAS存储连接。Everspin MRAM在其RAID磁盘阵列中执行写日志或数据日志功能。 MRAM实时捕获事 ...
分类:其他好文   时间:2020-01-06 14:32:29    阅读次数:95
基于90nm CMOS技术的功能齐全的64Mb DDR3 STT-MRAM
自旋转矩磁阻随机存取存储器(ST-MRAM)有望成为一种快速,高密度的非易失性存储器,可以增强各种应用程序的性能,特别是在用作数据存储中的非易失性缓冲器时设备和系统。为此,everspin开发了基于90nmCMOS技术的全功能64Mb DDR3 STT-MRAM。存储器以8个存储区的配置进行组织,可 ...
分类:其他好文   时间:2020-01-06 14:32:12    阅读次数:69
B+树
B+树是B树的扩展,它允许有效的插入、删除和搜索操作。 在B树中,键(key)和记录(record)都可以存储在内部节点和叶节点中,而在B+树中,记录数据只能存储在叶节点上,而内部节点只能存储键值。B+树的叶节点以单链表的形式链接在一起,使得搜索变得更高效。 B+树用于存储那些无法存放在主存储器中的 ...
分类:其他好文   时间:2020-01-05 00:33:51    阅读次数:64
CSAPP书上一些图的相关整理
1.存储器层次结构 关于局部性的理解详见https://www.jianshu.com/p/fa9aa1db0c0f 主存 高速缓存 和CPU寄存器 按地址访问 磁盘 按 块访问 光盘顺序访问 金字塔从下往上单位容量越小 造价越高 性能越好 访问速度越快 在任何时刻 第k层的缓存包括第k+1层块的一 ...
分类:移动开发   时间:2020-01-05 00:04:10    阅读次数:108
3012条   上一页 1 ... 30 31 32 33 34 ... 302 下一页
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!