码迷,mamicode.com
首页 >  
搜索关键字:时钟    ( 3920个结果
Cache基本知识与OR1200中ICache简介
以下内容摘自《步步惊芯——软核处理器内部设计分析》一书   12.1 Cache基本知识 12.1.1 Cache的作用       处理器的设计者一般会声称其设计的处理器一秒钟能做多少次乘法、每条指令只占用xx个时钟周期,可是当我们实际使用处理器时,就会发现并不是那么回事,比如在第11章,从图11.8中可以发现,当程序运行在简单SOPC上时,原先设计在执行阶段只需要一个时钟周期的指令l....
分类:其他好文   时间:2014-06-19 11:51:49    阅读次数:761
MS SQL GUID
(转自:http://blog.csdn.net/maonongwu/article/details/6327093)GUID介绍GUID(Global unique identifier)全局唯一标识符,它是由网卡上的标识数字(每个网卡都有唯一的标识号)以及 CPU 时钟的唯一数字生成的的一个 1...
分类:数据库   时间:2014-06-18 22:23:21    阅读次数:298
DM8168 PWM驱动(寄存器设置)
DM8168的PWM是通过TIMx_OUT引脚输出的,需要对Timer进行配置才能有波形输出。 ①对Timer的时钟进行配置,确保Timer能正常工作。 ②设置寄存器之前关闭Timer。 ③设置定时溢出后的装载值。 ④设置比较值,该值决定PWM占空比。 ⑤设置internal counter值。 ⑥启动Timer。 启动DM8168过后,停在U-boot界面,使用U-boot的内存读...
分类:其他好文   时间:2014-06-16 12:30:42    阅读次数:267
Android 驱动(二) IIC简介
一、 I2C简介 I2C(Inter-Integrated Circuit)总线是一种由 Philips 公司开发的两线式串行总线,用于连接微控制器及其外围设备。I2C 总线最主要的优点就是简单性和有效性,简单体现在接线简单,只有两根线数据线(SCL)和时钟线(SDA),而且 控制简单。所以一些封装较小的器件多使用I2C总线,常见的使用I2C总线的设备有EEPROM、RTC及一些传感器。...
分类:移动开发   时间:2014-06-16 11:33:12    阅读次数:380
timequest 中set input delay set output delay 的使用
set_input_delay/ set_output_delay 在与时钟选项定义的时钟相关的输入port上定义data arrival time,可将输入延时定义与上升沿或下降沿相关。 如果输入延时与简单的生成时钟相关,到生成时钟的clock arrival time要加到data arri.....
分类:其他好文   时间:2014-06-15 23:42:32    阅读次数:423
中断、异常和系统调用
所谓中断是指CPU对系统发生的某个事件做出的一种反应,CPU暂停正在执行的程序,保留现场后自动地转去执行相应的处理程序,处理完该事件后再返回断点继续执行被“打断”的程序。 中断可分为三类,第一类是由CPU外部引起的,称作中断,如I/O中断、时钟中断、控制台中断等。第二类是来自CPU的内部事件或程序执行中的事件引起的过程,称作异常,如由于CPU本身故障(电源电压低于105V或频率在47~63H...
分类:其他好文   时间:2014-06-15 19:58:26    阅读次数:193
中颖系统时钟初始化
/*1:中颖79f系列有4中振荡类型,4个震荡IO,可以从4中振荡类型中产生1种或者2 中时钟。 2:4种振荡类型:32.768KHZ,晶振谐振器,陶瓷谐振器,内服RC(12M/128K/12.3M )振荡器. 3:编程时,振荡类型由编译选项选择确定。 4:系统时钟控制器 CLKCON 具体资料可看datasheet 5:具体操作如下:*/ //====时钟分频===== #defi...
分类:其他好文   时间:2014-06-15 17:39:29    阅读次数:264
linux 通用时钟框架CCF
linux CCF时钟框架简单介绍这里讲的时钟是给soc各组件提供时钟的树状框架,并非内核使用的时间,和其它模块一样,clk也有框架,用以适配不同的平台。适配层之上是客户代码和接口,也就是各模块(如须要时钟信号的外设,usb等)的驱动。适配层之下是详细的soc平台的时钟操作细节。内核中另外一个具有类...
分类:系统相关   时间:2014-06-15 06:02:16    阅读次数:716
时钟域译文转载
第六章 时钟域有一个有趣的现象,众多数字设计特别是与FPGA设计相关的教科书都特别强调整个设计最好采用唯一的时钟域。换句话说,只有一个独立的网络可以驱动一个设计中所有触发器的时钟端口。虽然这样可以简化时序分析以及减少很多与多时钟域有关的问题,但是由于FPG**外各种系统限制,只使用一个时钟常常又不现...
分类:其他好文   时间:2014-06-14 18:27:15    阅读次数:485
【USACO 1.4.2】时钟
【题目描述】考虑将如此安排在一个 3 x 3 行列中的九个时钟: |-------| |-------| |-------| | | | | | | | |---O | |---O | | O | | |...
分类:其他好文   时间:2014-06-13 16:27:30    阅读次数:307
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!