增益压缩对于微波器件存在着一个增益压缩现象。器件的增益会随着输入功率的增加而衰减,当谐波一个完美的正弦信号的频谱为一个冲击函数,但是当大信号通过一个器件之后由于失真,信号将不再为一个单音信号,频谱上该信号倍频位置上也会出现信号,这种现象称为谐波失真。频谱中原始信号为基波,倍频上出现的信号为谐波,2倍... ...
分类:
其他好文 时间:
2018-06-23 22:53:37
阅读次数:
343
【设计要求】 实现占空比为50%的奇数分频器(示例以三分频为例). 【原理分析】 在进行数字电路设计的过程中,分频器是设计中使用频率较高的一种基本设计之一,虽然很多厂家都提供特定的电路模块对时钟进行分频、倍频以及特定相移等,但是对于时钟要求不高的逻辑,特别是在仿真过程中,使用硬件描述语言实现分频还是 ...
分类:
其他好文 时间:
2018-06-07 22:54:31
阅读次数:
245
FPGA 关于中间环节生成时钟的约束 Generated clocks FPGA 的生成时钟,有一个主时钟源,在定义的之后,需要指明主时钟源。 生成时钟主要定义的是:分频,倍频,相移等 二分频时钟定义: 相移时钟定义: forward clock 定义: 自动生成时钟: ...
分类:
其他好文 时间:
2018-06-05 19:58:57
阅读次数:
227
计算机组成cpu,人类的大脑cpu的生产厂家主要有inter和AMD有外频和倍频的概念,外频:cpu与外部组件进行数据传输/运算时的速度,倍频:是cpu内部用来加速工作性能的一个倍数,两者相乘才是cpu的频率。32位和64位区别,cpu运算的数据是由内存提供的,内存与cpu的通信速度靠的就是外频(外部频率),每次传输的数据有多大,就是总线决定了。内存,临时保存数据的地方。所有的数据要读入内存后,c
分类:
其他好文 时间:
2018-05-26 20:29:29
阅读次数:
165
计算机基础一:硬件组成 内存储器: 1、Rom 硬盘 2、RAm 内存 cpu: 1、运算器ALU 2、控制器CU cup主频=外频*倍频 主频:CPU运算时工作频率HZ 外频:cpu与外部(主板芯片组)交换数据频率 倍频:cpu外频和主频相差倍数 内存总线速度:由于内存速度的发展滞后于CPU的发展速度,为了缓解内存带来的瓶
分类:
其他好文 时间:
2018-03-27 22:00:55
阅读次数:
225
HDMI是(High Definition Multimedia Interface)的缩写,意思是高清晰度多媒体接口,是一种数字化视频/音频接口技术,适合影像传输的专用型数字化接口,可同时传送音频和影像信号,最高数据传输速度为48Gbps(2.1版),HDMI相较于VGA接口,它传输的信息量大,色 ...
分类:
其他好文 时间:
2018-01-26 20:55:06
阅读次数:
284
一个下午看了不少硬件层面的知识,看得太多太快容易忘记。于是在博客上写下读书笔记。 有关硬件 个人计算机架构&接口设备 主板芯片组为“南北桥”的统称,南北桥用于控制各组件之间的通信 北桥连接速度较快的组件(CPU、显卡、内存),被称为系统总线 南桥连接速度较慢的组件(硬盘、USB、网卡),被称为I/O ...
分类:
系统相关 时间:
2017-10-11 10:57:42
阅读次数:
212
概述
本文档以ZYNQ7000平台为例,详细介绍如何去修改ZYNQ的时钟频率。
时钟频率修改流程
ZYNQ7000的时钟频率修改流程,如图2.1所示。具体步骤如下:
步骤一:解除ZYNQ7000的寄存器写锁定;
步骤二:向对应寄存器写入我们需要设置的PLL倍频值和PLL配置参..
分类:
其他好文 时间:
2017-09-19 23:02:37
阅读次数:
329
一首先得对定时器的时钟与系统时钟的关系搞清楚,基本定时器的时钟来自APB1最大36MHZ.(定时器倍频值为1) 二 在STM32CubeMX中打开外设功能,时钟源选择内部;然后在配置定时器3中的参数设定中设定参数: 预分频值:N-1 计数周期:M-1 NVIC设定中打开定时器中断 三:NVIC设定中 ...
分类:
其他好文 时间:
2017-08-13 18:38:08
阅读次数:
145
1 外频:是指CPU与外部组件进行数据传输的速度; 倍频:是指CPU内部加速工作的一个倍数; CPU工作频率 = 外频*倍频 例如:Intel Core 2 E8400 的内频为3GHz, 外频为333MHz, 倍频为9。 现在Intel 的CPU 会主动超频,CPU的频率是一直变化的。如果CPU没 ...
分类:
其他好文 时间:
2017-07-06 16:55:01
阅读次数:
144