经过一个月的磕碰,关于开发板的驱动的问题终于解决了,期间的抓狂还历历在目,多少次处在崩溃的边缘。 想起来都好笑,以前试过这个方法,就是打开regedit注册表,然后搜索Altera的相关驱动,不用具体(具体可能会搜不去),然后删除全部的Altera USB的相关注册表,就行了。 以前也试...
分类:
其他好文 时间:
2015-08-03 12:57:34
阅读次数:
90
在chip planner 中 ,看管脚时,会看到 pin 和pad 同时出现,如 pin120/pad174 Bank 4那么有什么区别?PIN指芯片封装好后的管脚,即用户看到的管脚;PAD是硅片的管脚,是封装在芯片内部的,用户看不到。PAD到PIN之间还有一段导线连接的。PAD也指输入输出的缓冲...
分类:
其他好文 时间:
2015-07-22 14:28:42
阅读次数:
519
FPGA下载的三种方式:主动配置方式(AS)和被动配置方式(PS)和最常用的(JTAG)配置方式:AS由FPGA器件引导配置操作过程,它控制着外部存储器和初始化过程,EPCS系列.如EPCS1,EPCS4配置器件专供AS模式,目前只支持Cyclone系列。使用Altera串行配置器件来完成。Cycl...
分类:
其他好文 时间:
2015-07-10 11:01:10
阅读次数:
712
Altera的RAM初始化文件格式是mif和hex. QuartusII自带的RAM初始化工具很方便产生初始化文件。 Xilinx的RAM初始化文件格式是coe, 在vivado中软件会将coe文件变成mif 文件。Xilinx和Altera的mif文件格式并不相同。Xilinx的mif文件才是最终...
分类:
其他好文 时间:
2015-07-07 07:02:37
阅读次数:
484
在非root权限下运行Vivado/Quartus/CCS等IDE,需要使用JTAG时会出现权限问题,几乎所有的USB调试设备在Linux下都会遇到这样的问题。这里以Xilinx Platform Cable USB为例说明如何解决这样的问题。插上USB后,查看设备lsusbBus 001 Devi...
分类:
系统相关 时间:
2015-06-24 14:18:45
阅读次数:
407
常见问题汇总;1.alt2gxb模块的每个发送端都需要一个高速;通常情况下一定要从FPGA外面引进来,首选是GX;2.如果我一个FPGA里面有多个alt2gxb模;3.gxb模块里面的Calibrationclk;校准内部匹配电阻用;4.用到gxb模块的bank的参考电压是否必须接;gxb用1.5V...
分类:
其他好文 时间:
2015-06-09 19:40:36
阅读次数:
445
一、板卡概述 本板卡由我公司自主研发,板卡采用DSP+FPGA的结构,DSP使用TMS320C6455芯片,FPGA采用ALTERA的高端FPGA芯片Stratix II EP2S系列EP2S130,板卡使用FPGA用于获取双通道数据采集,实现1路的FULL Camera Link输入,一路DVI....
分类:
其他好文 时间:
2015-06-05 15:13:08
阅读次数:
576
前提:前段时间搞过Plan Ahead 、XPS 、SDK下搭建xilinx 的zynq 7000(zerdboard)的PS和PL联机试验,尝试定义平台、搭建总线和DMA,见之前的博客。 趁热打铁,最后一遍过一下altera的Nios II 在3c120片上ram流水灯试验。平台:quart...
分类:
移动开发 时间:
2015-06-04 22:19:57
阅读次数:
277
概述 SignalTap II一直以来都是笔者调试Altera FPGA设计的利器,最近比较有时间静下心来研究SignalTap II某些细节,虽然笔者有过不少关于SignalTap的使用,且也发表过一些博文介绍,但是还是有些有技巧如果加以利用是可以大大方便具体项目中的调试。比如本文将要介绍的触.....
分类:
其他好文 时间:
2015-06-02 21:44:39
阅读次数:
117
这一平台是由opencore组织提供的,里面包括完善的工具链、or1ksim仿真平台、ORSOC的软件测试代码和RTL源码,并且提供了基于altera和xilinx的几款板卡的SOC原型设计,对于初学者或不想自己搭建环境的人来说是一个比较快捷学习的平台,但现在貌似opencore上无法下载到了,大家...
分类:
其他好文 时间:
2015-05-29 17:12:56
阅读次数:
449