码迷,mamicode.com
首页 >  
搜索关键字:时序    ( 1596个结果
S5PV210之GPIO模拟I2c时序之pcf8591与at24xx linux3.0.8驱动
目录:一. 说明 二. 驱动程序说明及问题 三. 案例一 四. 案例二一. 说明 mini210开发板上带了at24c08, 看了linux内核自带的at24.c的驱动程序,编译下载到看发板,读写都行;通过增加一些调试信息,对linux i2c驱动其中的编写方法之一有了一定了解,在我...
分类:系统相关   时间:2014-09-11 23:48:22    阅读次数:543
RS232与RS485时序分析
转载于:RS232,RS485波形分析 经常遇到初学者,对单片机串行通讯出了问题不知道如何办的情况。其实最有效的调试方法是用示波器观察收发数据的波形。通过观察波形可以确定以下情况:是否有数据接收或发送数据是否正确波特率是否正确一、串行数据的格式 异步串行数据的一般格式是:起始位+数据位+停止位,.....
分类:其他好文   时间:2014-09-11 16:52:02    阅读次数:220
android 不同分辨率的LCM进行兼容
1. 关于时序 JB版本中,接口disp_drv_get_lcm_driver实现compare id并获取到lcm driver以及lcm param的动作,对于DSI,每次尝试读取id之前都会根据lcm driver中的设置重新设置时序,所以担心时序不同无法读取id的担心就显得多余了 2. 关于开机logo 我们默认的做法,在ProjectConfig.mk中会定义Macro BOO...
分类:移动开发   时间:2014-09-11 05:34:45    阅读次数:311
74HC595驱动设计
自己写的,通过测试,就是不知道符不符合规范,请各位斧正 设计思路,首先根据硬件电路,可知控制器需要有3个输出口进行驱动595,分别是移位时钟、串行数据输入、并行数据输出 另外控制器还需提供 时钟、复位端口和供使用者操作的并行数据输入端口。 根据芯片手册 使用12M的时钟频率; 三根控制线之间的时序如...
分类:其他好文   时间:2014-09-10 17:30:40    阅读次数:180
烦躁而无奈的一次调试-记fpga驱动ad9854
写这篇东西,主要还是要发泄心中之不爽,毕竟debug不出来很影响食欲和心情,也没心情陪妹纸了。...
分类:其他好文   时间:2014-09-07 23:52:16    阅读次数:531
timequest静态时序分析学习笔记之命令约束
第二章约束命令Timequest共包括13条约束命令(从timequest工具constrants下拉菜单可选的约束命令,实际不止这么多),分别是: Creatclock Creatgeneratedclock Setclocklantency Setclockuncertainty...
分类:其他好文   时间:2014-09-05 12:49:11    阅读次数:316
timequest静态时序分析学习笔记之工具使用
第三章工具使用这里我通过几条约束命令来讲解timequest工具的简单使用。3.1creat_clock约束命令 相关代码:图27 第一步,在quartusii软件tools下来菜单中找到timequesttiminganalyze选项并打开,出现如图27的会话框:图28 报告窗口:通过这个窗...
分类:其他好文   时间:2014-09-05 12:39:31    阅读次数:294
FPGA设计流程
FPGA设计人体分为设计输入、综合、功能仿真(前仿真)、实现、时序仿真(后仿真)、配置下载等六个步骤,设计流程如图2所示。下面分别介绍各个设计步骤。 1 设计输入 设计输入包括使用硬件描述语言HDL、状态图与原理图输入三种方式。HDL设计方式是现今设计大规模数字集成电路的良好形式,除IEEE标准中VHDL与Verilog HDL两种形式外,尚有各自FPGA厂家推出的专用语言...
分类:其他好文   时间:2014-09-05 10:07:41    阅读次数:297
android 不同分辨率的LCM进行兼容
1. 关于时序 JB版本中,接口disp_drv_get_lcm_driver实现compare id并获取到lcm driver以及lcm param的动作,对于DSI,每次尝试读取id之前都会根据lcm driver中的设置重新设置时序,所以担心时序不同无法读取id的担心就显得多余了   2. 关于开机logo 我们默认的做法,在ProjectConfig.mk中会定义Macro BO...
分类:移动开发   时间:2014-09-04 09:46:37    阅读次数:295
CAN总线基础
can总线协议: 涵盖了OSI规定的传输层、数据链路层、物理层物理层: 决定了位编码方式(NRZ编码,6个位插入填充位),位时序(位时序、位的采样)、同步方式(根据同步段ss实现同步,并具有再同步功能);但具体的说:信号电平,通信速度,采样点,驱动器和总线的电气特点,连接器的形态都没有定义,需要.....
分类:其他好文   时间:2014-09-03 16:20:46    阅读次数:186
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!