S5PV210的时钟系统 (外部晶振+内部时钟发生器+内部PLL产生高频时钟+内部分频器分频得到各种频率的时钟) 1.为什么要时钟系统?SoC内部有很多器件,譬如CPU、串口、DRAM控制器、GPIO等内部外设,这些东西要彼此协同工作,需要一个同步的时钟系统来指挥 2.为什么要内部先高频然后再分频? ...
分类:
其他好文 时间:
2017-03-26 13:30:59
阅读次数:
269
一、实验背景在消费者电子电讯和工业电子中看上去不相关的设计里经常有很多相似的地方例如几乎每个系统都包括一些智能控制通常是一个单片的微控制器,通用电路例如LCD驱动器远程I/O,RAM,EEPROM或数据转换器,面向应用的电路譬如收音机和视频系统的数字调谐和信号处理电路或者是音频拨号电话的DTM发生器 ...
分类:
其他好文 时间:
2017-03-24 11:57:48
阅读次数:
198
直接数字频率合成( Dir ect Dig ital Frequency Synthesis,DDS) 是一种新型的频率合成技术,它把信号发生器的频率稳定度、准确度提高到与基准频率相同的水平,并且可以在很宽的频率范围内进行精细的频率调节。在现代通信领域中,DDS 的应用极其广泛。实现DDS 常用的方 ...
分类:
其他好文 时间:
2017-03-23 02:30:18
阅读次数:
149
DDS主要由相位累加器、波形存储模块和数模转接器等组成。插入一块D/A转换器,然后编制一小段程序,微机输出的数字量经过D/A转换成小阶梯式模拟量波形。在经过低通滤波器滤除引起出1一段时间,再输出0一段时间,反复运行这段程序,则会得到波形。 ...
分类:
其他好文 时间:
2017-03-22 21:04:06
阅读次数:
200
http://images2015.cnblogs.com/blog/1128163/201703/1128163-20170322193431611-1692031395.jpg ...
分类:
其他好文 时间:
2017-03-22 20:52:51
阅读次数:
146
高一 150206101 Dds数字信号发生器设计方案 DDS的工作原理框图如下 在微机内,若插入一块D/A转换卡,然后编制一段小程序,如连续进行加一运算到一定值,然后连续进行减一 运算回到原值,在反复运行该程序,则微机输出的数字量经过d/a转换为小阶梯式模拟量。 在正弦波中,将其一个周期以相位划分 ...
分类:
其他好文 时间:
2017-03-22 13:23:36
阅读次数:
225
信号发生器是一种用于产生多种波形信号的仪器,在电子信息行业的设计、生产过程中有着广泛的应用。直接数字频率合成(DDS)技术是一种采用数字化的方法合成所需频率信号的先进的电路设计方案,用这种技术设计的信号发生器具有控制灵活、频率分辨率高、相位连续、切换速度快、输出相位噪声低和可以产生任意波形等优点。频 ...
分类:
其他好文 时间:
2017-03-22 01:05:17
阅读次数:
149
采用DDS(数字频率合成法)设计信号发生器 信号发生器是一种用于产生多种波形信号的仪器,在电子信息行业的设计、生产过程中有着广泛的应用。直接数字频率合成(DDS)技术是一种采用数字化的方法合成所需频率信号的先进的电路设计方案,用这种技术设计的信号发生器具有控制灵活、频率分辨率高、相位连续、切换速度快 ...
分类:
其他好文 时间:
2017-03-22 00:59:31
阅读次数:
175
在微机内,若插入一块D/A转换卡,然后编制一段小程序,如连续进行加一运算到一定值,然后连续进行减一 运算回到原值,在反复运行该程序,则微机输出的数字量经过d/a转换为小阶梯式模拟量。 在正弦波中,将其一个周期安相位化为若干等分,若每一个等分为6度,则一周期内有60个等分,在ROM中只需存储0度到90 ...
分类:
其他好文 时间:
2017-03-22 00:18:33
阅读次数:
232
§2.1设计指导思想 用大规模CPLD设计多功能信号发生器,要求能够输出方波、锯齿波、三角波、正弦波。 具体是用VHDL硬件描述语言编写多功能信号发生器程序,经过编译、仿真,再下载到CPLD器件上,再经数模转换器输出各类波形。 1.CPLD(COMPLEX Programmable Logic De ...
分类:
其他好文 时间:
2017-03-21 23:57:18
阅读次数:
387