码迷,mamicode.com
首页 >  
搜索关键字:存储器    ( 3012个结果
FRAM 铁电存储器
铁电存储器与传统存储器的区别。 一:易失性的存储器包括静态存储器SRAM和动态存储器DRAM。 优点:读写速度快,读写寿命无次数限止。 缺点:掉电会丢失数据。 二:现在非易失性存储器包括EEPROM和Flash,不过它们都是在ROM技术上发展而成的。 优点:掉电数据会保存。 缺点:写入时间慢(一般每...
分类:其他好文   时间:2015-07-01 14:11:09    阅读次数:193
铁电存储器的原理及应用比较
原文http://www.21ic.com/app/computer/200412/3867.htm摘要:介绍铁电存储器(FRAM)的一般要领和基本原理,详细分析其读写操作过程及时序。将FRAM与其它存储器进行比较,分析在不同场合中各自的优缺点。最后以FM1808为例说明并行FPGA与8051系列单...
分类:其他好文   时间:2015-07-01 14:00:46    阅读次数:118
字节存储排序:大端和小端的判别及转换
当前的存储器,多以byte为访问的最小单元,当一个逻辑上的地址必须分割为物理上的若干单元时就存在了先放谁后放谁的问题,于是端(endian)的问题应运而生了,对于不同的存储方法,就有大端(big-endian)和小端(little- endian)两个描述。字节排序按分为大端和小端,概念如下大端(b...
分类:编程语言   时间:2015-07-01 11:44:26    阅读次数:249
HLS图像处理系列——在ZEDBoard搭建DDR图像处理通路
ZYNQ芯片内包含一个丰富特性的基于双核ARM Cortex-A9的处理子系统(Processing System,PS)和Xilinx 28nm可编程逻辑(Programmable Logic,PL)。PS除了核心外还包括片上存储器、外部存储器接口以及大量外设连接接口。 利用ARM,我们可以做嵌入式操作系统相关的任务,如图形界面、用户输入、网络、DDR3控制等,由于ARM本身具有丰富的外设接口...
分类:数据库   时间:2015-06-30 10:47:45    阅读次数:1160
DDR SDRAM
DDR SDRAM(Double Data Rate SDRAM)是一种高速CMOS、动态随机访问存储器, 它采用双倍数据速率结构来完成高速操作。应用在高速信号处理系统中, 需要缓存高速、大量的数据的情况。 SDR SDRAM在一个时钟周期内只传输一次数据,它是在时钟的上升期进行数据传输;DDR S...
分类:其他好文   时间:2015-06-30 07:47:58    阅读次数:148
2015百度校招用户行为分析研发工程师笔试题
一,简答题(本题共30分) 1. 当前计算机系统一般会采用层次结构来存储数据,请介绍下典型的计算机存储系统一般分为哪几个层次,为什么采用分层存储数据能有效提高程序的执行效率?(10分) 所谓存储系统的层次结构,就是把各种不同存储容量、存取速度和价格的存储器按层次结构组成多层存储器,并通过管理软件和....
分类:其他好文   时间:2015-06-29 21:48:46    阅读次数:119
JavaScript 变量
Javascript变量指的是用来存储数值的存储器。我们可以把变量看做一个存储信息的容器,这些信息可以是数字、字符串或其他类型的值。Javascript中的变量是弱类型的,我们在《Javascript语法》中已经做过详细的说明。Javascript变量的命名给变量命名,最好避免用单个字母“a”“b”...
分类:编程语言   时间:2015-06-29 21:48:21    阅读次数:151
Linux 0.12 内核管理存储器
Linux 0.12 内核管理存储器其分段,用分段的机制把进程间的虚拟地址分隔开。每一个进程都有一张段表LDT。整个系统有一张GDT表。且整个系统仅仅有一个总页表。其地址翻译过程为:程序中给出的32位地址(实际上被看做段内偏移地址),再依据代码段寄存器CS中的16位段选择子,可在GDT或LDT中查找...
分类:系统相关   时间:2015-06-28 08:39:56    阅读次数:223
fifo篇
我想大家都知道,队列是计算机系统中一种比较基本的数据结构。作为队列中的一种,先进先出的FIFO是一种比较常用的存储器单元。FIFO通常有读允许端口、写允许端口、数据输入端口、数据输出端口、FIFO状态端口等信号端口。其中,FIFO状态端口输出当前FIFO的状态——满、未满或空。 16*16位FI.....
分类:其他好文   时间:2015-06-27 16:20:29    阅读次数:103
存储器代码心得
1.作为一个使能,每触发一次赋值一次,不可重复赋值,因为这样容易出错。多个存储器的写法:例如reg【3:0】a_1【0:99】就是100个4位的存储器。2.输出端设端口用output reg。3.作为上升沿触发,设的形式用WIRE, 例如:wire pc_r;reg pc_1;reg pc_2; a...
分类:其他好文   时间:2015-06-27 16:13:34    阅读次数:97
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!