码迷,mamicode.com
首页 >  
搜索关键字:fpga sdram    ( 1706个结果
【转】Quartus II工程文件的后缀含义
本文转自:Quartus II工程文件的后缀含义 表中列举了大部分文件极其后缀,对开发者来说在FPGA开发中最常用的就是.v,.prj工程文件,.sof等,这些常用的已经标注成红色,便于查找功能: File Type Extension AHDL Include File .inc ATOM Net ...
分类:其他好文   时间:2020-08-10 11:04:01    阅读次数:94
怎样让外部信号第一级寄存器吸入IOB
参考:https://blog.csdn.net/q774318039a/article/details/88778669前言从FPGA的PAD到IOB里面的寄存器是有专用布线资源的,而到内部其他寄存器没有专用的布线资源。使用IOB里面的寄存器可以保证每次实现的结果都一样,使用内部其他寄存器就无法保... ...
分类:其他好文   时间:2020-08-05 13:09:42    阅读次数:79
FPGA时钟资源介绍-区域结构
FPGA的时钟资源介绍主要分为三部分。第一部分是区域结构,第二部分是元件功能,第三部分是实现方式。 首先FPGA的时钟资源负责驱动所有的时序逻辑,生产商尽力使得时钟资源充分,可靠,为了达成这一目的,xilinx采取了结构化的时钟资源布局方式。 首先将整个板子分为左右两部分,宽度完全一致,中间是大动脉 ...
分类:其他好文   时间:2020-07-29 17:33:45    阅读次数:115
使用Quartus II创建FPGA基础工程
这里记录一下使用QuartusII软件编程FPGA的流程 1.首先在我们本地创建一个这样的文件夹用来存放工程 par:存放Quartusll工程文件 rtl:存放代码 sim:存放仿真文件 2.打开QuartusII,点File->New Project Wizard.. 3.next 4.第一栏用 ...
分类:其他好文   时间:2020-07-26 00:21:44    阅读次数:72
OpenCL设计优化(基于Intel FPGA SDK for OpenCL)
1、首先了解Intel FPGA SDK for OpenCL实现OpenCL的设计组件,包括: kernels, global memory interconnect, local memory, loops 以及channels (1) Kernels Loops一般是Kernel优化的重点,尤 ...
分类:其他好文   时间:2020-07-24 21:20:09    阅读次数:88
FPGA-IP核错误 + 找不到top module错误
block design 在进行验证时出现一下报错 [BD 5-336] This command cannot be run, as the BD-design is locked. Locked reason(s):* BD design contains locked IPs. Please ...
分类:其他好文   时间:2020-07-21 14:06:34    阅读次数:127
基于FPGA的扩频系统设计(上)
今天给大侠带来基于FPGA的扩频系统设计,由于篇幅较长,分三篇。今天带来第一篇,上篇。话不多说,上货。 导读 在无线通信系统中,普遍使用扩频通信技术,因此扩频技术对通信系统具有重要的现实意义。直接序列扩频技术是应用最广的一种扩频技术,FPGA具备高速度的并行性特点在无线通信系统中的优势日益增强,利用 ...
分类:其他好文   时间:2020-07-20 10:33:21    阅读次数:65
基于FPGA的电子计算器设计(下)
今天给大侠带来基于FPGA的电子计算器设计,由于篇幅较长,分三篇。今天带来第三篇,下篇,话不多说,上货。 导读 本篇介绍了一个简单计算器的设计,基于 FPGA 硬件描述语言 Verilog HDL,系统设计由计算部分、显示部分和输入部分四个部分组成,计算以及存储主要用状态机来实现。显示部分由六个七段 ...
分类:其他好文   时间:2020-07-20 10:25:45    阅读次数:64
基于FPGA的扩频系统设计(中)
今天给大侠带来基于FPGA的扩频系统设计,由于篇幅较长,分三篇。今天带来第一篇,中篇。话不多说,上货。 导读 在无线通信系统中,普遍使用扩频通信技术,因此扩频技术对通信系统具有重要的现实意义。直接序列扩频技术是应用最广的一种扩频技术,FPGA具备高速度的并行性特点在无线通信系统中的优势日益增强,利用 ...
分类:其他好文   时间:2020-07-20 10:24:57    阅读次数:64
JESD79-5 DDR5 设计标准
7月16日,JEDEC固态技术协会发布其下一个主流存储器标准DDR5 SDRAM的最终规范,这将标志着计算机存储器开发的一个重要里程碑。 自90年代末以来,DDR的最新版本一直在驱动PC,服务器以及所有产品之间的发展,DDR5再次扩展了DDR内存的功能,使峰值内存速度提高了一倍,同时也大大增加了内存 ...
分类:其他好文   时间:2020-07-19 16:21:37    阅读次数:112
1706条   上一页 1 2 3 4 5 6 ... 171 下一页
© 2014 mamicode.com 版权所有  联系我们:gaon5@hotmail.com
迷上了代码!