工具:vivado2015、SDK目的:初步掌握在Vivado集成开发环境下基于Zynq--7000Soc实现嵌入式系统基本硬件和软件设计的方法和实现流程。1、创建工程注意:建议大家首先讲该文件zedboard复制到自己的vivado安装目录下:安装盘符:\xilinx\vivado\2015.4\data\boards\board_files.否则图1.2可能找不到板子哦。1.11.22、The
分类:
其他好文 时间:
2018-06-02 11:21:29
阅读次数:
152
目前,在FPGA上嵌入ARM硬核的包括Xilinx的zynq系列以及Intel 的CYCLONEV系列。 Zynq出来有一定市场,但是这个市场不是传统FPGA的主流市场,而是为了和微处理抢一些控制领域的市场。但是目前在反响上,听说,不如预期,首先对小公司来说,同时熟悉ARM和FPGA的人不多,在大公 ...
分类:
其他好文 时间:
2018-05-31 10:40:45
阅读次数:
158
1.双击打开v_osd ip核 2.如图打开网页 3.进入官网需要登录,没账户的需要注册,点击红色方框内的蓝色字体即可注册 4.xilinx网站注册很蛋疼,我第一次注册一直报错,一定的按照注册说明来填,这儿是中文翻译的页面,可以参考一下 5.点击next 6.这个默认就勾上了,显示120天的使用期限 ...
分类:
其他好文 时间:
2018-05-30 19:29:28
阅读次数:
759
在构建zynq工程时,常常需要通过AXI接口读写某些IP的寄存器,比如VDMA核。但是如果使用microblaze带上c语言软件代码来进行仿真,时间会很长。Xilinx提供了一个AXI Verification IP来给用户读写AXI接口,同时也进行自定义IP的仿真,能够提高仿真效率。因此本文对AX... ...
分类:
其他好文 时间:
2018-05-28 18:00:46
阅读次数:
391
以Xilinx Vivado HLS官方Sample Code(2D_convolution_with_linebuffer)为蓝本,探讨Hardware Efficient C Code ...
分类:
其他好文 时间:
2018-05-21 14:26:35
阅读次数:
544
Vivado:2016.4 Linux:Ubuntu16.4 ZYNQ:xc7z020 下载文件名称 2016.4-zed-release.tar.xz device-tree-xlnx-xilinx-v2016.4.zip linux-xlnx-xilinx-v2016.4.zip u-boot- ...
分类:
系统相关 时间:
2018-05-20 11:42:06
阅读次数:
238
基于TI DSP TMS320C6657、XC7K325T的高速数据处理核心板 一、板卡概述 该DSP+FPGA高速信号采集处理板由我公司自主研发,包含一片TI DSP TMS320C6657和一片Xilinx K7 FPGA XC7K325T-1FFG900。包含1个千兆网口,1个FMC HPC接 ...
分类:
其他好文 时间:
2018-05-18 11:24:52
阅读次数:
245
此篇文章深入浅出介绍了关于高速串行收发器的几个重要概念和注意事项,为方便知识点复习总结和后续查阅特此转载,原文标题及链接为:xilinx 高速收发器Serdes深入研究 - CSDN博客 https://blog.csdn.net/u010161493/article/details/7768802 ...
分类:
其他好文 时间:
2018-05-17 12:01:01
阅读次数:
327
作者:桂。 时间:2018-05-15 13:07:02 链接:http://www.cnblogs.com/xingshansi/p/9040472.html 前言 Xilinx 常用模块汇总(verilog)【01】 Xilinx 常用模块汇总(verilog)【02】 Xilinx 常用模块汇 ...
分类:
其他好文 时间:
2018-05-15 14:02:35
阅读次数:
170
21:56:16 INFO : Launching XSDB server: xsdb.bat C:/Xilinx/SDK/2015.4/scripts/xsdb/xsdb/xsdb-server.tcl21:59:18 ERROR : Timed out. 180 seconds have ela ...
分类:
其他好文 时间:
2018-05-12 02:36:59
阅读次数:
762