作者:桂。 时间:2018-05-07 19:11:23 链接:http://www.cnblogs.com/xingshansi/p/9004492.html 前言 该文私用,不定期更新,主要汇总记录Xilinx常用的基本模块,列出清单,方便查阅。 adder_3op 路径:印象笔记-1/0019 ...
分类:
其他好文 时间:
2018-05-07 21:01:21
阅读次数:
157
VIVADO时序分析练习 时序分析在FPGA设计中是分析工程很重要的手段,时序分析的原理和相关的公式小编在这里不再介绍,这篇文章是小编在练习VIVADO软件时序分析的笔记,小编这里使用的是18.1版本的VIVADO。 这次的练习选择的是ZYNQ的芯片,原本工程是工作在100MHz的时钟,但是作为练习 ...
分类:
其他好文 时间:
2018-05-07 13:51:18
阅读次数:
301
由于工程需要,下载VIVADO207.4,下载地址为:https://www.xilinx.com/support/download.html 下载后解压: 对于版本,用户可以自定义旋转Vivado HL Design Edition 或者Sytem Edition 选择相应的器件 安装路径 选择相 ...
分类:
其他好文 时间:
2018-05-01 12:32:48
阅读次数:
7087
Zynq开发之HLS 由 FPGA菜鸟 于 星期三, 06/28/2017 - 11:53 发表 HLS简介 HLS(High Level Synthesis)即高层次综合,不同于以往的FPGA逻辑开发,是用HDL编写的,开发周期长、难度大。而HLS可以使用C,C++,SystemC以及OPenCL ...
分类:
其他好文 时间:
2018-04-16 13:42:39
阅读次数:
440
作者:陈秋苑 谢晓锋 陈海焕 广州虹科电子科技有限公司 摘 要:EtherCAT 是开放的实时以太网通讯协议,由德国倍福自动化有限公司研发。EtherCAT 具有高性能、低成本、容易使用等特点,目前在工业自动化领域有着广泛的应用。Zynq-7000 是赛灵思公司(Xilinx)推出的行业第一个全可编 ...
分类:
其他好文 时间:
2018-04-08 18:23:01
阅读次数:
1051
对于Zynq这样一个“ARM+可编程逻辑”异构处理系统我们已经不陌生,其创新性大家也有目共睹。不过想要让更多的应用享受到这一“创新”带来的红利,让其真正“落地”则需要大量系统性的工作,去营造一个完善的生态系统。从之前几篇文章中,我们已经看到Xilinx在这方面做出的努力,特别是不断迭代的先进的硬件开 ...
分类:
系统相关 时间:
2018-04-05 19:16:01
阅读次数:
477
最近项目上用到了一款美信的DS1308RTC芯片,由于是挂在了Zynq的PS MIO上,需要软件人员协助才能测试;觉得太麻烦了,想通过飞线,然后在Vivado中调用IIC的IP核,在PL端实现IIC的读写,借此验证此芯片的功能是否正常。因此简单学习一下IIC的协议,顺便借此提升一下对IIC的认识 常 ...
分类:
其他好文 时间:
2018-03-28 01:40:37
阅读次数:
235
IP核(IP Core) Vivado中有很多IP核可以直接使用,例如数学运算(乘法器、除法器、浮点运算器等)、信号处理(FFT、DFT、DDS等)。IP核类似编程中的函数库(例如C语言中的printf()函数),可以直接调用,非常方便,大大加快了开发速度。 使用Verilog调用IP核 这里简单举 ...
分类:
其他好文 时间:
2018-03-22 14:34:35
阅读次数:
311
usb转串口驱动 cp210x 在这里下载源码 http://www.silabs.com/products/mcu/pages/usbtouartbridgevcpdrivers.aspx#linux make完之后 检查: 如果有了,表明驱动装好了 插上板子, 如果有,表明连好了 拿cuteco ...
分类:
系统相关 时间:
2018-03-18 01:25:56
阅读次数:
307
Zynq是一款SOC芯片,之前只是用了PL(Programmable Logic)部分,而Zynq最突出的功能,就是内部的双核Cortex-A9,所以从现在开始我将学习ZYNQ的SOC学习(PS部分)。 本文记录的是熟悉Zynq的PS(Processor Subsystem)部分使用方法,了解开发板 ...
分类:
其他好文 时间:
2018-03-17 12:15:30
阅读次数:
1731