这个文章早就想总结一下了,因为在自己刚开始学FIFO在处理异步多bit数据的时候,总对这个FIFO的深度选取跟耿于怀。看视频感觉也是讲的模棱两可。下面就主要总结一下,几种情况 第一种情况: fA > fB 读写之间没有空闲周期(fA > fB 在两个连续读写之间有一个周期的延迟): 写速率fA = ...
分类:
其他好文 时间:
2020-05-14 22:22:24
阅读次数:
101
基于quartus学习 1、学习目标 quartus是altera的FPGA设计软件,用起来的感觉要比xilinx快。这里可以使用其完成各种基本的设计(就是不使用非必须IP核),一些基础的实验都可以在这个上面完成。目标就是利用一块开发板,完成verilog语法部分的验证(这是另外一部分的学习,有时候 ...
分类:
其他好文 时间:
2020-05-13 20:25:12
阅读次数:
68
腐蚀-膨 //腐蚀-膨胀算法 module Erosion( clk , rst_n , matrixp11 , matrixp12 , matrixp13 , matrixp21 , matrixp22 , matrixp23 , matrixp31 , matrixp32 , matrixp33 ...
分类:
其他好文 时间:
2020-05-10 19:01:34
阅读次数:
67
欢迎大家关注我的微信公众账号,支持程序媛写出更多优秀的文章 1 输入数据同步化的原则 (1)如果输入数据的节拍和本级芯片的处理时钟同频,可以直接用本级芯片的主时钟对输入数据寄存器采样, 完成输入数据的同步化; (2)如果输入数据和本级芯片的处理时钟是异步的,特别是频率不匹配的时候,则只有用处理时钟对 ...
分类:
其他好文 时间:
2020-05-10 14:41:21
阅读次数:
57
摘要:一文读懂——智能网卡是什么?有什么特点?FPGA有哪些技术优势?可实现什么新功能? 一、智能网卡是时代技术发展的需求 5G的到来,对软件定义网络(SDN)和网络功能虚拟化(NFV)提出了更加迫切的需求。 现有的网络基础设施可支撑千万人沟通,但不能支持实时沟通的数十亿物联网设备,这就需要运营商对 ...
分类:
其他好文 时间:
2020-05-08 18:04:41
阅读次数:
244
shift_ram_3x3-FPGA实现 shift_ram核介绍 https://www.cnblogs.com/ninghechuan/p/6789399.html这里有一篇介绍的很详细 看懂这个就行啦,给大家一个仿真图 生成的3x3矩阵 [ 13 14 15 16 17 18 7 8 9 10 ...
分类:
其他好文 时间:
2020-05-06 14:24:58
阅读次数:
159
module shift_ram_3_8bit #( parameter Ram_Length = 10'd640 ) ( clken, clock, shiftin, shiftout, taps0x, taps1x); input clken; input clock; input [7:0] ...
分类:
其他好文 时间:
2020-05-06 14:19:33
阅读次数:
103
1. 建立工程 新建工程。 工程名和工程路径。 根据芯片型号选择。 其他一路Next直至Finish。 2. 源文件 新建源文件: Add Sources→Add or create design sources Verilog代码:(这里先以流水灯为例) module led_stream( ou ...
分类:
其他好文 时间:
2020-05-01 20:24:34
阅读次数:
250
海思3516A bt1120 视频输入相关总结原创蓝小胥 最后发布于2018-07-19 16:54:20 阅读数 5365 收藏展开因为实验室项目需要将FPGA里的模拟视频数据通过bt1120输入给海思3516A,因此我这个刚进实验室的项目小白硬着头皮开始了3516A的学习之旅。 所使用的开发板是 ...
分类:
其他好文 时间:
2020-04-27 09:41:58
阅读次数:
115